García Lasheras, Javier
Loading...
Email Address
person.page.identifierURI
Birth Date
Job Title
Last Name
García Lasheras
First Name
Javier
person.page.departamento
Ingeniería Eléctrica y Electrónica
person.page.instituteName
ORCID
person.page.observainves
person.page.upna
Name
- Publications
- item.page.relationships.isAdvisorOfPublication
- item.page.relationships.isAdvisorTFEOfPublication
- item.page.relationships.isAuthorMDOfPublication
2 results
Search Results
Now showing 1 - 2 of 2
Publication Open Access Implementación eficiente de sistemas GALS sobre FPGAs(2007) García Lasheras, Javier; Ingeniería Eléctrica y Electrónica; Ingeniaritza Elektrikoa eta ElektronikoaEste artículo presenta un nuevo modelo para la implementación de Sistemas Globalmente Asíncronos – Localmente Síncronos (GALS) sobre Matrices de Puertas Programables por Campo (FPGA) comerciales. Esta nueva visión está orientada a disminuir la cantidad de lógica extra que trabajos previos en este campo muestran al aplicar técnicas GALS a dispositivos lógicos programables. La aproximación propuesta se fundamenta en un nuevo protocolo de handshaking basado en transiciones de paridad para las tareas de transferencia de datos y generación de reloj. La habilidad de la metodología presentada para seleccionar retardos de forma inteligente permite la implementación de una variedad de nuevas técnicas para la mitigación de interferencia electromagnética y la adaptación a los cambios del entorno del dispositivo.Publication Open Access Efficient implementation of GALS systems over comercial synchronous FPGAs: a new approach(2007) García Lasheras, Javier; Ingeniería Eléctrica y Electrónica; Ingeniaritza Elektrikoa eta ElektronikoaThis paper introduces a new approach for implementing Glocally Asynchronous – Locally Synchronous (GALS) systems over commercial available Field Programmable Gate Arrays (FPGA). This new vision is aimed to overcome the logic overhead issues that previous works exhibit when applying GALS techniques to programmable logic devices. The proposed new view relies in a 2-phase/bundled data parity based protocol for data transfer and clock generation tasks. The ability of the introduced methodology for smart real-time delay selection allows the implementation of a variety of new methodologies for electromagnetic interference mitigation and device environment changes adaptation.