Mostrar el registro sencillo del ítem
Desarrollo VHDL de un transmisor conforme al interfaz de comunicación aviónica ARINC-429
dc.creator | Vázquez Suárez, Yelko | es_ES |
dc.date.accessioned | 2015-11-11T10:57:37Z | |
dc.date.available | 2016-01-15T00:00:31Z | |
dc.date.issued | 2015 | |
dc.identifier.uri | https://hdl.handle.net/2454/19112 | |
dc.description.abstract | El objeto de este proyecto es diseñar e implementar un transmisor ARINC 429 con un interfaz de comunicación AXI usando un lenguaje de descripción hardware. También abarca el diseño y ejecución de todos los tipos de simulación requeridos para hacer un IP Core pre-certificable, así como la programación y testeo en la FPGA. Se realiza con las herramientas de Xilinx Vivado y SDK para la programación y con Xsim, Modelsim y Octave para las simulaciones. El diseño se aborda de forma modular, descomponiendo el proyecto en seis bloques y cuatro fases de desarrollo. Los bloques son el esclavo AXI, la FIFO, la lógica de control, el controlador de gap, el registro de desplazamiento y comprobación de paridad y el codificador. Las fases de desarrollo son el diseño e implementación de los bloques, el diseño e implementación de las simulaciones, la síntesis e implementación, y la programación en la FPGA. | es_ES |
dc.description.abstract | The aim of this project is to design and implement an ARINC 429 transmitter with an AXI communication interface using a hardware description language (HDL). This includes the design and execution of all kinds of required simulations to implement a pre-certifiable IP core, as well as programming and testing it on a FPGA. This is made by using Xilinx tools as Vivado and SDK for programming and using Xsim, Modelsim and Octave for executing and testing the simulations. The design is approached in a modular way, breaking down the project into six blocks and four phases of development. The blocks are the AXI slave, the FIFO, the control logic, the gap controller, the shift register and parity check and the waveform shaper. The development phases are designing and implementing the blocks, designing and implementing the simulations, synthesizing and implementing, and programming and testing the FPGA. | en |
dc.format.mimetype | application/pdf | en |
dc.language.iso | spa | en |
dc.subject | Receptor ARINC 429 | es_ES |
dc.subject | Aviónica | es_ES |
dc.subject | Interfaz de comunicación AXI | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | Simulaciones | es_ES |
dc.title | Desarrollo VHDL de un transmisor conforme al interfaz de comunicación aviónica ARINC-429 | es_ES |
dc.type | Trabajo Fin de Grado/Gradu Amaierako Lana | es |
dc.type | info:eu-repo/semantics/bachelorThesis | en |
dc.date.updated | 2015-10-30T16:09:45Z | |
dc.contributor.affiliation | Escuela Técnica Superior de Ingenieros Industriales y de Telecomunicación | es_ES |
dc.contributor.affiliation | Telekomunikazio eta Industria Ingeniarien Goi Mailako Eskola Teknikoa | eu |
dc.description.degree | Graduado o Graduada en Ingeniería en Tecnologías de Telecomunicación por la Universidad Pública de Navarra | es_ES |
dc.description.degree | Telekomunikazio Teknologien Ingeniaritzako Graduatua Nafarroako Unibertsitate Publikoan | eu |
dc.rights.accessRights | Acceso abierto / Sarbide irekia | es |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | en |
dc.embargo.terms | 2016-01-15 | es_ES |
dc.contributor.advisorTFE | Led Ramos, Santiago | es_ES |
dc.contributor.advisorTFE | Zubieta Arricivita, Carlos | es_ES |