Publication:
Convertidor A/D de aproximaciones sucesivas de bajo consumo

Consultable a partir de

Date

2013

Authors

Cenoz Villanueva, Iñigo

Publisher

Acceso abierto / Sarbide irekia
Trabajo Fin de Máster / Master Amaierako Lana

Project identifier

Abstract

Se pretende diseñar un convertidor analógico/digital (A/D) de ultra bajo consumo en tecnología CMOS para su aplicación en nodos microsensores de redes de monitorización distribuida. Estos nodos combinan sensado, procesado, comunicaciones y gestión de energía en un volumen muy reducido. La energía disponible es muy limitada, siendo necesario el empleo de circuitos de ultra bajo consumo. En el proyecto se plantea como solución de diseño una arquitectura de A/D de aproximaciones sucesivas (SAR) por estar bien adaptada a los requerimientos de esta aplicación. Se pretende como objetivo de diseño una topología de 8 bits y 100KS/s con un consumo estático inferior a 1µW.

Description

Keywords

Convertidores analógicos / digitales, Ultra bajo consumo

Department

Ingeniería Eléctrica y Electrónica / Ingeniaritza Elektrikoa eta Elektronikoa

Faculty/School

Escuela Técnica Superior de Ingenieros Industriales y de Telecomunicación / Telekomunikazio eta Industria Ingeniarien Goi Mailako Eskola Teknikoa

Degree

Ingeniería de Telecomunicación, Telekomunikazio Ingeniaritza

Doctorate program

item.page.cita

item.page.rights

Los documentos de Academica-e están protegidos por derechos de autor con todos los derechos reservados, a no ser que se indique lo contrario.