Implementación eficiente de sistemas GALS sobre FPGAs
Ver/
Fecha
2007Autor
Versión
Acceso abierto / Sarbide irekia
Tipo
Contribución a congreso / Biltzarrerako ekarpena
Impacto
|
nodoi-noplumx
|
Resumen
Este artículo presenta un nuevo modelo para la implementación de Sistemas Globalmente Asíncronos – Localmente Síncronos (GALS) sobre Matrices de Puertas Programables por Campo (FPGA) comerciales. Esta nueva visión está orientada a disminuir la cantidad de lógica extra que trabajos previos en este campo muestran al aplicar técnicas GALS a dispositivos lógicos programables. La aproximación propuest ...
[++]
Este artículo presenta un nuevo modelo para la implementación de Sistemas Globalmente Asíncronos – Localmente Síncronos (GALS) sobre Matrices de Puertas Programables por Campo (FPGA) comerciales. Esta nueva visión está orientada a disminuir la cantidad de lógica extra que trabajos previos en este campo muestran al aplicar técnicas GALS a dispositivos lógicos programables. La aproximación propuesta se fundamenta en un nuevo protocolo de handshaking basado en transiciones de paridad para las tareas de transferencia de datos y generación de reloj. La habilidad de la metodología presentada para seleccionar retardos de forma inteligente permite la implementación de una variedad de nuevas técnicas para la mitigación de interferencia electromagnética y la adaptación a los cambios del entorno del dispositivo. [--]
Materias
GALS,
FPGA
Notas
Trabajo presentado a las Jornadas de Computacion Reconfigurable y Aplicaciones (JCRA'07) = Spanish Workshop on Reconfigurable Computing and Applications, Zaragoza (2007)Versión en inglés en https://hdl.handle.net/2454/25201
Departamento
Universidad Pública de Navarra. Departamento de Ingeniería Eléctrica y Electrónica /
Nafarroako Unibertsitate Publikoa. Ingeniaritza Elektrikoa eta Elektronikoa Saila