Publication:
Low power channel selection filtering for highly integrated wireless receivers

dc.contributor.advisorLópez Martín, Antonio
dc.contributor.authorGarcía Alberdi, Coro
dc.contributor.departmentIngeniería Eléctrica y Electrónicaes_ES
dc.contributor.departmentIngeniaritza Elektrikoa eta Elektronikoaeu
dc.date.accessioned2018-08-01T10:19:26Z
dc.date.available2018-08-01T10:19:26Z
dc.date.issued2013
dc.date.submitted2014-01-13
dc.description.abstractIn this research work, low-voltage and low-power techniques have been applied to implement novel analog circuits, mainly Gm-C filters. The structure of the thesis follows a bottom-up scheme: basic techniques at device level are proposed in the first place, followed by the introduction of novel circuit topologies at cell level, and finally the achievement of new designs at system level. At device level the main contribution of this work is the employment of Floating-Gate (FG) and Quasi-Floating-Gate (QFG) transistors in order to reduce the power consumption. By using them, new topologies are proposed at cell level, being a high-performance tunable class AB transconductor well adapted to low power and low voltage environments the most important one. This circuit employs a resistive divider implemented by MOS transistors operating in triode region as tuning scheme. Regarding system level, new designs have been achieved by employing these novel cells. In fact, as a final result, this dissertation introduces a new tunable highly-linear third-order Butterworth low-pass Gm-C filter, suitable for channel selection filtering in a Zero-IF receiver. Automatic tuning systems are also proposed to improve it. Moreover, a VGA is also implemented by employing the same basic cell. It operates with constant bandwidth for all the gain settings. Both are important blocks in a Zero-IF wireless receiver. All the proposed circuits have been fabricated using a 0.5μm doublepoly n-well CMOS technology, and the corresponding measurement results are provided and analyzed to validate their operation. Furthermore, different approaches to obtain the final designs are discussed together with theoretical analysis to fully explore the potential of the resulting circuits and systems in the scenario of low-power low-voltage applications.en
dc.description.abstractEn este trabajo de investigación, se han propuesto y aplicado nuevas técnicas de baja tensión y bajo consumo en diseño analógico para implementar varios circuitos, principalmente filtros Gm-C. La tesis está estructurada en niveles ordenados de abajo hacia arriba: técnicas básicas a nivel de dispositivo se proponen en primer lugar, seguidas por la introducción de nuevas topologías de circuitos a nivel de celda, y finalmente por la obtención de nuevos diseños a nivel de sistema. A nivel de dispositivo, la mayor contribución de este trabajo es el empleo de transistores de puerta flotante (FG: Floating-Gate) y puerta cuasiflotante (QFG: Quasi-Floating Gate), cuyo objetivo es la reducción del consumo de potencia. Mediante su empleo se han propuesto nuevas topologías a nivel de circuito, siendo un transconductor sintonizable clase AB adaptado a los requisitos de baja tensión y bajo consumo de los sistemas de comunicaciones modernos la más importante de ellas. Este circuito utiliza como esquema de sintonía un divisor resistivo implementado con transistores MOS operando en la región de triodo. Finalmente, a nivel de sistema, se han conseguido nuevos diseños que utilizan en su implementación los circuitos propuestos. De hecho, como resultado final, se propone un filtro Butterworth Gm- C paso bajo sintonizable de orden 3 aplicable a la selección de canal en un receptor de conversión directa. A fin de mejorarlo, se han propuesto también sistemas de sintonía automática. Además, se ha implementado también un VGA que emplea el mismo circuito básico, y que presenta un ancho de banda constante para todas las ganancias. Ambos son bloques importantes en un receptor inalámbrico de conversión directa. Todos los circuitos propuestos en esta tesis han sido fabricados usando una tecnología CMOS n-well doble-poly de 0.5μm. Además, los resultados de las medidas experimentales son presentados y analizados en cada caso para validar el funcionamiento del correspondiente diseño. Asimismo, se incluyen explicaciones teóricas y procedimientos de diseño a modo de validación del potencial de los circuitos propuestos en el campo del diseño de baja tensión y bajo consumo.es_ES
dc.description.doctorateProgramPrograma Oficial de Doctorado en Tecnologías de las Comunicaciones (RD 1393/2007)es_ES
dc.description.doctorateProgramKomunikazioen Teknologietako Doktoretza Programa Ofiziala (ED 1393/2007)eu
dc.description.sponsorshipLas aportaciones económicas de los siguientes organismos han hecho posible esta tesis: 1) Comisión Interministerial de Ciencia y Tecnología, mediante los proyectos TEC2007-67460-C03-01/MIC y TEC2010-21563-C0201/MIC; 2) Universidad Pública de Navarra, mediante sus programas de ayudas a tesis doctorales.es_ES
dc.format.extent217 p.
dc.format.mimetypeapplication/pdfen
dc.identifier.urihttps://academica-e.unavarra.es/handle/2454/29285
dc.language.isoengen
dc.relation.urihttps://biblioteca.unavarra.es/abnetopac/abnetcl.cgi?TITN=494952
dc.rights.accessRightsinfo:eu-repo/semantics/openAccess
dc.subjectDiseño de circuitoses
dc.subjectTecnología de catálisises
dc.subjectWireless technologiesen
dc.titleLow power channel selection filtering for highly integrated wireless receiversen
dc.typeinfo:eu-repo/semantics/doctoralThesis
dspace.entity.typePublication
relation.isAuthorOfPublicationafea77d6-5e5c-4e9e-8c11-d9dad9d75d67
relation.isAuthorOfPublication.latestForDiscoveryafea77d6-5e5c-4e9e-8c11-d9dad9d75d67

Files

Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
11 Tesis doctoral Coro García Alberdi.pdf
Size:
5.48 MB
Format:
Adobe Portable Document Format
Description:
Tesis doctoral Coro García Alberdi
License bundle
Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description: