Publication: Convertidor A/D de aproximaciones sucesivas de bajo consumo
Files
Date
Authors
Director
Publisher
Project identifier
Abstract
Se pretende diseñar un convertidor analógico/digital (A/D) de ultra bajo consumo en tecnología CMOS para su aplicación en nodos microsensores de redes de monitorización distribuida. Estos nodos combinan sensado, procesado, comunicaciones y gestión de energía en un volumen muy reducido. La energía disponible es muy limitada, siendo necesario el empleo de circuitos de ultra bajo consumo. En el proyecto se plantea como solución de diseño una arquitectura de A/D de aproximaciones sucesivas (SAR) por estar bien adaptada a los requerimientos de esta aplicación. Se pretende como objetivo de diseño una topología de 8 bits y 100KS/s con un consumo estático inferior a 1µW.
Description
Keywords
Department
Faculty/School
Degree
Doctorate program
item.page.cita
item.page.rights
Los documentos de Academica-e están protegidos por derechos de autor con todos los derechos reservados, a no ser que se indique lo contrario.